销售电话:010-62952090

产品搜索

产品展示


点击放大
产品名称:

Pcie1.0x16 眼图测试 物理层一致性测试

产品型号:
产品产地: 中国大陆
访问次数: 122
发布时间: 2021/2/1 17:04:50
眼图测试 物理层致性测试
电子产品发展到当的时代,工程界已经积累了很多实践经验,再搭上互联网大力 发展的快车,每位工程师都可以很轻松地从其他人的工程经验分享中获得很多有价值和 有助于自己设计的经验,但是经验并不是金科玉律,也不是都适合工程师特殊的设计需求。
 Pcie1.0x16 眼图测试 物理层一致性测试

电子产品发展到当的时代,工程界已经积累了很多实践经验,再搭上互联网大力 发展的快车,每位工程师都可以很轻松地从其他人的工程经验分享中获得很多有价值和 有助于自己设计的经验,但是经验并不是金科玉律,也不是都适合工程师特殊的设计需求。特别是信号传输标准发展非常快的天,如大家常见的 USB、DDR、HDMI 总线等等,这问题变得更加突出。以USB 为例,短短的 10 多年,它从 USB 2.0 发展到了 3.1,速率从480 Mbps 提高到 10 Gbps,增长了 20 多倍。我们在之很多的设计经验可能已经不再适合当期的产品设计,这就需要通过仿真指导如何进行设计。

再比如,在设计 PCB 时,为了防止串扰,线与线之间的距离要保证在 3 倍线宽(3W)以上;或者高速信号不能跨分割等等。而在电子产品高速化、小型化和低电压大电流发展的背景下,已经没有足够的空间让线与线之间还能保证 3W 的间距;在任意层的 HDI 板上,也并不能保证每类高速线都有完整的平面参考平面。如果真需要满足以的些要求,必然会导致高的设计和 BOM 成本。在这些限定下,工程师们如何突破这些既有的设计规则呢?仿真设计就成为种必然的选择。

1、传统电路和高速电路的设计流程

传统电路设计般是项目立项之后开始硬件电路设计,根据主要元器件设计规范和工程师的经验设计进行PCB 设计,制板完成之后调试并确定功能是否满足设计要求。如果发现问题再修改硬件和PCB 设计,会浪费很多时间和物料成本。

对于高速电路,不能再按照传统的流程进行设计,高速电路设计在传统设计的基础上增加了仿真和后仿真以及信号完整性/电源完整性(SI/PI)测试环节。在这程中, 通过仿真可以验证电路设计是否正确,并根据实际的设计需求制定相应的设计规范,并输出给PCB 设计工程师进行设计。然后通过后仿真进步验证设计是否符合要求。, 再通过 SI/PI 测试以确保产品设计无误才量产发货。通过这样的流程,就能够把些潜在的问题在研发过程中解决好,大大缩短研发的费用和周期。

3775824447.jpg3777678124.jpg

相关产品:Pcie1.0x16 , 眼图测试 , 物理层一致性测试

更新时间:2024/3/26 10:52:52


标签:Pcie1.0x16         眼图测试         物理层一致性测试   
留言框
感兴趣的产品: *
您的单位: *  
您的姓名: *
联系电话: *
详细地址:
常用邮箱:
您的任何要求、意见或建议:
*
验证码: *
      

相关文章

版权所有 Copyright(C)2011-2012 北京淼森波信息技术有限公司 电话:010-62952090 传真: 技术支持:阿仪网总访问量:1299092ICP备案号:京ICP备18033584号-1

客服团队

  • 在线咨询

QQ在线客服

  • 01062952090

6

阿仪网推荐收藏该企业网站